- M(Pagina 3): Quale tra i quattro tipi fondamentali della controreazione è utilizzato nella progettazione di aplificatori di tensione? Come si modificano i valori delle impedenze d'ingresso e d'uscita dell'amplificatore controreazionato?
- → № (Pagina 4): Circuito e funzionamento dell'integratore invertente con aplificatore operazionale
- (Pagina 5): Schema e funzionamento di un circuito derivatore con aplificatore operazionale
- (invertente o non invertente) è più adatta per un amplificatore di tensione? Perchè?
- (Pagina 8): Spiegare perchè si definisce "corto circuito virtuale" l'ingresso di un aplificatore operazionale, e descrivere i limiti di validità
- → M (Pagina 9): Dimostrare che il prodotto Banda-Guadagno di un aplificatore controreazionato è costante
  - (Pagina 10): Disegnare l'andamento di densità di carica, portatori liberi, campo elettrico e potenziale per una giunzione brusca asimmetrica, all'equilibrio, con Na >> Nd
  - PAI (Pagina 11): Disegnare il circuito di un raddrizzatore con filtro capacitivo, e spiegarne il funzionamento
- (Pagina 14): Illustrare la struttura e il principio di funzionamento di un transistore MOS esplicitando le ralazioni corrente-tensione nelle differenti zone di funzionamento
  - (Pagina 16): Cos'è "l'effetto body" in un transistor MOS e come si modifica il circuito equivalente per i piccoli segnali
- (Pagina 17): Cosa si intende per "condizione di piccolo segnale" in un aplificatore a MOS?
  - (Pagina 18): Disegnare e commentare la funzione di trasferimento di un aplificatore NMOS ad arricchimento
- (Pagina 19): Calcolare il guadagno di tensione per piccoli segnali di un aplificatore NMOS con carico a svuotamento, esplicitandone le relazione correntetensione

- V (Pagina 20): Consumo di potenza in un inverter CMOS
  - (Pagina 22): Disegnare il circuito di un inverter CMOS e coomentare il dimensionamento geometrico dei transistor
  - (Pagina 23): Calcolare i margini di rumore di un inverter logico CMOS
  - 17: Pagina 25) Disegnare un inverter CMON, confrontare tra loro i tempi di ritardo H-L e L-H utilizzando il luogo dei punti di lavoro del circuito nelle due commutazioni
  - 19 Pagina 27): Spiegare il funzionamento di un inverter logico in tecnologia NMOS con carico a svuotamento durante la commutazione L-H e H-L dell'ingresso
  - No (Pagina 28): Spiegare perchè il prodotto potenza dissipata x tempo di ritardo è un fattore di merito di un inverter logico
  - (Pagina 29): Disegnare il circuito logico del flip flop SR, quindi implementando in tecnologia CMOS e spiegarne il funzionamento
  - (Pagina 30): Disegnare il circuito di un flip flop SR sincrono in tecnologia NMOS
  - CMOS a tre ingressi e commentare le caratteristiche di occupazione d'area
  - CD4 (Pagina 32): Disegnare lo schema a blocchi di un FF Master-Slave sincrono e spiegarne il ruolo del Master-Slave
  - CD5 Pagina 33): Calcolare l'area minima di una porta NOR in CMOS a due ingressi realizzata con transistori con lunghezza di canale L=2µm e (W/L)n=5, a parità dei tempi di propagazione tHL=tLH. (considerare µn=3µp)
  - CD6 (Pagina 35): Disegnare un decoder con indirizzo a due bit con porte NOR in tecnologia NMOS
  - CD7 (Pagina 36): Implementare in tecnologia NMOS l'operazione logica di EX-OR tra due ingressi

A1) Anale tre i quottro tipi fondamentali della contro:
recrione è utilizzato nella propettanone di emplification
di tenevone? Come si modificano i volori delle
impedense d'impresso e d'inscite dell'amplificatore
controreoxionets?

· Dovendo misurare une tenhore, c.s. instrisce in parellelo in uscite.

borends modificare une tensione, l'si inscrisce in serie in migresso.

Le contro recenone usate à quindi del tipor serie-parallels aneste scelta produce anche il duplre effetto di anmentere la resistenza di impresso di un fallore (1+BA) e di diminire la resistenza di uscita della stesso fottore. Civé: Rif=Ri (1+BA) Rof=Ro (1-BA)

Done A é il puodopur se melle sperte e B é il fottère di controreovere



A2) lirente e furzionemento dell'integratore invertente con suplificative operazionale



Come consequence del C.C.V., Vo e upuale a Ve combiote di seguo: Vo=-Vc

Sulla resistence R, scorre una corrente it).

Deto il (.c.v., le corrente i(t) si trore

come:  $i(t) = \frac{V_1(t)}{R} = \frac{V_1(t)}{R}$ 

Le corrente che entre nel morsetto invectente dell'emplificatore op i milla, perció i(f) scorre tutte sul condensatore.

Le différence di potentible ei copi del condensatore é quindi:

done vo é la tensione iniviale del condencatore. CR é définite "costente d' temps dell'integratore". A3) Schema e funcionaments di un circuito derciotore con emplicatore operazionale.



Dato il c.(.v.,  $V_0 = -V_R$ . Le covernte i(t) che scorre sul condensatore é uguale e i(t) =  $\frac{dV_1}{dt}$ 

Poiche nel moiselle invertente non entre corrente, it scorre sulla resistance, quindi VR(t)= i(t) · R = CR dVi dt

e Vo(t) = -RC dV,

RC « définite "costante d' temps del deriotore".

Doto che in queste configuracione il derivatore si rivela essere un "emplificatore di rumou", si orgina di solito tele probleme insercudo una picole resistenza in serie el condensatore.

anesto he però l'effetto collaterale di allouteure il derivatore del comporte mento ideale.

- A4) Aude delle due configuration dell'emplification cotore operationale (invertente 5 mon invertente) è prir adotta per un duplificative di tensione? perché?
  - teoricomente, del punto di vista del guadapuro, andresseus bene entrombe, perche regolando la proportione fra Rz ed Ri si sceplierebbe il pundagno:

    conf. vivvertente: Vo = -Rz V,

    conf. non invertente: Vo = (1 + Rz) V,

Pero , od un omplficatore di tensione si
richiede una resistensa d'impresso più elle
possibile (ideolmente infinte). Re
anesto significa cle,
prendendo in consi
derovione le configue it in in
rosione invertente, Ri, che e la resistensa
di impresso, deva essere molto prende (es. G-r.).
Se pero si mole un emplificazione elevate,
Re deve essere ancora più prende, diventando
prosibitiva.

Si pur orginere il probleme utilissendo une configurerione cosi:



ma reste il fatto che si sono usate resistenze molto grandi:

Le situatione miglière se si use une configue resione non inverteute,



infetti: la resistenza d'ingresso é la resistenza d'ingresso dell'emplificatore operazionale, quindi idealmente infinte.

Il puedeque dipende encora del rapporto Ri ma mon é prin necessario che queste premo molto prandi.

awind:

Le configuratione print adalle per un ampli ficatore di tensione é quelle non inventente. A5) Spiegore perché si définisce contracremts virtuele" l'impreser di un amplificatore operaviousle, e descrivere i limiti di validata.

· Brendians in consideratione un emplipeatore operationele ideale



Come di vede del proper, l'omplificatore operationale é satura per tult i valor di V+e V-, tronne nel coso in eni questi due siono ugual.

Per quests motivo, nell'analisi Circuitale, si dice che i due morsetti sono in "corto circuito virtuale" perché se l'amplificative mon é satures allore V+=V-

- A6) Dimostrare che il prodotto Bonde-Guedegno di un emplificatore controressionato é costante.
  - · Scheme generale dell'emplificatore controrecrionato



(Suppositioner & sure rete resistive quindi indipendente dalle frequence)

Come s'modifice il jurdagur:

$$x_0 = Axi$$
,  $x_f = \beta x_0$ 

$$Af = \frac{x_0}{x_s} = \frac{Ax_i}{x_i(i+A\beta)} = \frac{A}{i+A\beta}$$

Come si modifice la bonde:

$$A_{\xi}(s) = \frac{A(s)}{1 + \beta A(s)} = \frac{Am/(1 + Am\beta)}{1 + s/[w_H(1 + Am\beta)]}$$

il prodotto bondo per prodogno é quindi costente

D1) Disegnere l'endoments di densité di conice, portetori liberi, compos elettrico e potensible per rune girmoiore brusce psimmetrite, ell'equilibrio, con NA 77NO



Densité di corice, P



R1) Disegnare il circuits di un roddrissatore con filtus especitivo, e spiegorne il funcionamento.

Circuito: Dr. Tc ze vo

Euroionements:

Analissians prime il sequente circuits:



durante la prima semionde positive, il diodo é in condusione, e il condensatore si corica di una tenerone Vo=VI fino e orappingere il picar VI max.

Mentre Vi ridiseende verso lo ø, il diodo é in interdissone e il condensatore non he modo di sconicorsi

Vo reste quindi costante à Vi max, et É questo il motris per eni questo circuito é chiemato "reivelatore di picar".

Tornions ora el raddrissotore originale:



duroute la prima mete della prima semionda positiva il condensatore si corica, proprio come nel riscelatre di picco, fino a Vi mor. (RC 77 T)

A questo punto il dodo ve in interdissore e il Condensatore commicia a scaricorsi attraverso la resistensa R.

anondé VI toure ed essere superiore a Vo, il condensatore toure a carriconsi, fino e rappingere VI mex, e così me



Rivé grande RC, prir il comportamento del circuito assornighia a quello del revieletore di picco. T1) Ricovore l'expressione di tronsconduttoure per pricoli sepuoli (gm) del tronsistore MOS a portire del modello per grandi segnoli.

• Modello per  $J_D = K(V_{GS} - V_T)^2$   $V_{GS}$   $V_{GS}$   $V_{K}(V_{GS} - V_T)^2$ 

ora, dats un certs punto di lavous de, il porametro di transconduttano per piccoli sepuali e definito come:

gm = 
$$\frac{\partial I_0}{\partial V_{65}} | a$$

$$\frac{\partial I_0}{\partial V_{GS}} = \frac{\partial \left[ k \left( V_{GS}^2 + V_{T}^2 - 2V_{GS} \cdot V_{T} \right) \right]}{\partial V_{GS}} = \frac{\left[ k \cdot \partial \left[ V_{GS}^2 + V_{T}^2 - 2V_{GS} \cdot V_{T} \right] \right]}{\partial V_{GS}}$$

Quello relativo el pundo di lavoro scelto.

T2) Illustrore le strenteure e il principio di funcionamento di un transitore MOS esplicitando le relazioni corrente-tensione nelle differenti zone di funcionamento



Se non c'é tensione sul pote tra il Droin e il source sour presenti due pinctioni pu, modellizzabili come due dioch con ghi enodi collegati anolunque tensione vença applicate tra D ed S, la covrente soré mulla.

Facendo crescere le tensione sul got, le locure nelle regione sotto l'ossido vengous spirte verso l'interno del substrato, lasciondo degli elethori liberi e attracudore altri dalle regioni n.

Arondo la tensione é sufficiente, sotto il gate si viene a formere un concle m che collega il source a drain le tensione necessorie a formare il concle (m<sup>+</sup>) m

M

e il porsuetro V<sub>T</sub>

del mosfet.

Greatoril comple, se pur egire su vos per influenzare la corrente.

tuttorire la tensione vos conse une strosvoture del consle, annentondone esp la resistence.

anoudo Vos = Vos-VT la profondité del conole in prossimulté del drain e grassimulle

(n+) m (n+)

De queste tensione in por il mosfet à sature "

le la covente reste costente. Bossierno allora distingueze 3 toure di funcionamento:

- D Vos < Vr Interditaione ID=0
- 2) VGS > VT, VOS < VGS VT Triodo

3) Vos > VT, Vos > Vas - VT Setmarione

K= KW

- T3) lose é l'effetts body" in un tronsister 1105 e come si modifice il circuito equivalente per piceoli sequali
  - · L'effetts body si presente quands il source e il body di un transistor non sono ello stesso potennale



Anests e frequente, per esempis, quonds molti MOSFET commons sulla stessa borretta di silicio, infatti in tal easo il body mene comesco alla climentarione più negotive (o più positiva se si tratta di un PMOS) per mon mandere in condusione le gimenoni PM.

Le tensione VSB ellarge la regione di senstaments, favorends la scorrimente della corrente.

Sepuel dirente:

Sepuel dirente:

Vos=cost

Vos=cost

typs Znow Ybs

8mVgs 8mbVbs

In dipende de VBS perché VT dipende de VBS, purindi grub = x gm con x = 2 VT 3 VSB

T4) Cosa si intende per "condizione di piccolo segnole" in un emplificatore a MOS?

· Rer functionere de suplificatore, il 10 sfet deve essere ne solurorione. Le corrente Io é Ro quindi Io = k (V65-V7)²

ore, V65 é composte de due composienti:

- la componente continue di polorirazonione pol

- le componente di segnale 165

Io vale quind: Io = k(Vpol+Vgs-Vr)2 = [Vpol2+2VpolVps-2VpolVT+Vps2-2VpsVT+Vr2]k

$$I_{p} = \left(\frac{V_{pol} - V_{T}}{1}\right)^{2}k + k\left(\frac{2V_{pol} - 2V_{T}}{2}\right)V_{ps} + \frac{k}{3}V_{gs}^{2}$$

i coruposte de 3 termini:

- il primo é la coverife di polorissorione in continua

-il secondo à mie componente direttemente

proportionale al seguale di impresses

- il terro é ma composente proportionale al quadrato del seguele de ingresso.

Dato che la terre componente proppresente una distorsione non lineare la rivuole eliminare. Su vuole cioé che K Vgs² << 2 k (Vpol-Vr)·Vgs cioé Vgs << 2 (Vpol-Vr) che é la conditione di piccolo sequele

T6) Disephone e commentare la funzione di trasferimento di un amplificatore NHOS ad orricchimento.

• Modelliziamo cosi

ERO

GILIO II

let funcionere de amplificatore il transistor deve essere in zone di saturazione.

Remeser quests, le VGS è composte de l'omponenti: VGS = Vpol + VQS

Vpol à la componente continue di polerissonone. Vgs à la componente vouvabule di sepuele (picale).

Le veriezioni di Vgs spostono il punto di levoro



T 7) Colcolore il puodegno di tensione per piccoli segnoli di un emplificatore NMOS con correr a sismotomiento, esplicitandone le relazioni corrente-tensione.



Az ha il gate collegato al source, quindi fa de feneratore di corrente

Corotheristica del Mosfet a sonstanento



le correnti dei due tronsistor devous essere

uguol.

le tensione l'ha spostore il punto di lavoro

models per piccoli sequali Vo=-fm \85, (71//re)



I 1) lousume d' poteure in un inverter Mos

· Dividionno le potenza discipote in 2 componenti stetrice l's e dinamica lo

- statica -

Nell'inverter (MOS le poteure dissipate quando Vo e a valore logres 1 0 & é millo, infoth



in entrouble à così la corrente à trasenrabile avindi Ps = 8

- dinomico -

facendo riferimento a questo modello

[1] a,



la corrente ha un audaments in favoire de Vi



- Passaggio Vo=H -> Vo=L quando Vo = It, il consensatore é corior di una energia porci a 2 c Voo

anonds du sichende e dp si apre, an scorice il Condensatore amindi durante la scoricce la potensa dissipata e ¿ e Voo.

- Respoggir Vo=L -> Vo= H

an si opre e dp si chiede.

ap inivoir a course il condensatore.

Durante l'intervalle du carice, l'alimentatre formire un energie por a / voo I dt = voo J I dt = voo a dove a é la quantité di carica fornite el condensatore L'energia fourite doll'elimentatre à quindi (Voo. Al termine dell'intervalls di corca, la tensione en copi du c e l'or e l'energie immogrationate é 2 Clas avindi durante la corace meté dell'energie formita doll'alimentatore é disapota in ap.

Pd \_ + = I c Veo.

Abbionio guindi che nei due meron cich la potensa dissipote é ¿ c'oò, perció in un ciclo la potencia disexpete é c voo, se poi ipotirosiemo che la frequence of communitatione six f, abbium che

Pdiss = Pstat + Policemica : Pdinaline = f CV00

I2) Disequere il circuto di un inverter CMOS e commentere il dimensionemento geometrio dei due transistor



Dots che si vivole ottenere un comportamento simmetrico, si impore  $V_{TM} = |V_{TP}| \in K_M \left(\frac{W}{L}\right)_M = k \left(\frac{W}{L}\right)_P$ 

Km = um Cox

Mnã 3 Mp

Kp= up (ox

L'agrice perco sulle largherra dei transistre We = 3 W.

 $W_p = 3 W_m$  prin in generale  $\frac{W_p}{W_m} = \frac{w_m}{w_p}$ 

I3) Collolore i morgin di runore di un inverter VOH=VOD TAP THOOLE Vi a lan fan set. Pan triods
Pan triods
Pan triods
VI VIL VOO VIH NOOVE VOO
VI Definiti:

VOH: Volore alto in usate

Vol : Valore bosser i'm uscrte

VIH: Minimo valore alto poemesor all'ingresso VIL minimo velore bossopennesso ell'ingressor

I morphi di rumore sono

NMH = VOH - VIH & NML = VIL - VOL

VIL a VIH sour ouche formolmente definiti come i punti della euro di trasferimento a puradapuro untorio (pendenza -1)

- Trovarouro Vin :

Osservamo che ap é in zone di seturazione e an e in rous di triodo, la corrente é quirdo:

In = km (W/m [ (VGS1 - VTM) VOS1 - { VOS, 7 per am e  $I_p = k_p \left(\frac{W}{L}\right)_p \left[\frac{1}{2}\left(-V_{00} + V_1 + |V_{Tp}|\right)^2\right]$  per ap

uguagliends le due equorion e supponends i due transistère equivalent (eve  $V_{TM} = |V_{TP}| = k_m \langle W \rangle = k_p \langle W \rangle$ ) si othème: (VGS1-VT) VDS1- 1 VOS1 = 1 (VT-VGS2)2 Goe  $(V_1 - V_7)V_0 - \frac{1}{2}V_0^2 = \frac{1}{2}(V_7 - V_{0D} + V_1)^2$  (\*) derivouds entrombi i membri rispetto e Vi Si othère: (VI-VT) d/o + Vo-1-2 1/0 d/o = VT-VOD-VI ora, abbreur detto che VIH è un punto a dentota--1 quindri  $dV_0 = -1$ . Sostituends wella equatione e imponends  $V_1 = V_{1H}$  si othère:  $-V_{1H} + V_{7} + V_{0} + V_{0} = V_{7} - V_{00} + V_{1H} \implies V_{0} = V_{1H} - \frac{V_{00}}{2}$ sostituendo nella equerione (\*) Vi con VIH e Vo con (VIH - 100) so othere: VIN = 1 (5 VOD - 2 VT) - Per trovore VIL si può procedere vello stesso mods, efentiones la rimetra: VIH = VOD = VOO - VIL da cur VIL= = (3 VOO+2 VT) l morgin de rumore sous quied. MHH = VOH - VIH = VOO - 1/8 (5 VOO - 2 VT) = 1/8 (3 VOO + 2 VT) NHL= VIL - VOL = 1 (3 VOD + 2 VT) - Ø = 1 (3 VOO+ 2 VT) data la rimmetrie, i morgini di remuse sous uqual.

Ì

IT) Disegnore un inverter CMOS, confrontere tra low i tempi di ritordo H-L e L-H ntilissondo il luogo dei punti di lovoro del circuito nelle due commutación



Crappresente le somme de tutte le copocité in pioco, conse quelle interne di ap e an, quelle delle porte di ingresso del corico etc...

Supposions che VI siè ideale, con temp di salte e di discesa mulli. Supposions inoltre: VII mosfet equivalenti (ave considerions l'inventitore to t simmetrics)

Dato che l'invertitore à simmetrico, il temps di solita e il tempo di discesa somo ugual. (1=0 - Vi= Voo) Considerionio quindi solo la commutanome VoH - Voi All'istante to, Vi vole « e Vo vele voo, quindi en capi del condensatore l'é una tensione Voo. A to Vi possa istantonemente de o a Voo.

le condensatore inisia a scoricorsi athoreres an finche vale Vo > VI - VT, la corrente é

continua e vale Io = K (Voo - Vr)2 VI QM TO VOO VI queste prime componente del ritordo vole quindi:  $t_{PHL_1} = \frac{C[V_{OD} - (V_{OD} - V_T)]}{k(V_{OD} - V_T)^2} = \frac{CV_T}{k(V_{OD} - V_T)^2}$ Supereto il punto in emi Vo vale Voo-VT, il trouvetta hu sitrove in regione di triodo quindi-le corrente Iovale: Jo = 2K [ (VOD-Vr) VO - 1 VOZ] e vole l'equipmone In= -cdVo war To de= -cdVo => 2x[(V00-Vr)Vo-12Vo2]dt = - cdVo  $\frac{K}{C}dt = \frac{1}{-2(V_{00}-V_{t})V_{0}+V_{0}^{2}} = \frac{1}{2(V_{00}-V_{t})} \frac{dV_{0}}{V_{0}^{2}} - V_{0}$ ore, ricordonds de l'intèresse erviere of punto m an Vo vole Voe, integramo entrambs à membre mell'intervally to  $V_{00} - V_{7} = V_{00}/2$ -k  $t_{pHL_{Z}} = \frac{1}{2(V_{00} - V_{7})} \int_{V_{0}}^{V_{0}} \frac{V_{00}}{z} \frac{dV_{0}}{z} \frac{dV_{0}}{z}$ de cui, sopendo de  $\int \frac{dx}{ex^2-x} = \ln\left(1-\frac{1}{ex}\right)$  si othère infine offerious tPHLZ = = ( 1/2 / 1/2 lu (3/20-4/4) e tphi= tphi +tphi2

I 9) Spiegare il furromements di sur inverter logues in tecnologie NHOS con carico a susotemento durante la commutazione L-H e H-L dell'ingressos

notore:

a. Notore:

a. ovrichimento, a. sundomento

Viola

Viola

A. ovrichimento, a. simile a generatore

di corrente



$$t_{PHL} = \frac{CV\tau}{k(V_{00}-V\tau)^2} + \frac{C}{2k(V_{00}-V\tau)} l_{\mu} \left(\frac{3V_{00}-4V\tau}{V_{00}}\right)$$

toppe =  $\frac{C}{k(V_{DD}-V_T)} \left( \frac{V_T}{(V_{DD}-V_T)} + \frac{1}{2} \ln \left( \frac{3V_{DD}-4V_T}{V_{DD}} \right) \right)$ toppe ha lo stesso espressione, con il k ehe i il kp del tronsstor  $Q_D$ , me li obbisono consideroto equiplenti.

Il ritordo di propogorione e tp = tpHL+tpLH
nel mostro coso quindi tp = tpHL

- I 10) Spiepore perché il prodotto Beteuro diseipote x temps di ristordo é un fottore di merito di un inverter logico
  - . I mole di solito che la porta lopica possa levorore ed alte frequente, ma nel contempo si cerca di minimissore il consumo di energie.

    Mue modo per diminure il consumo di energie

é obsessore la tensione vos di chimenterione, diminimendo così il consumo di potense.

Questo però implica tempi più eleveti per coricare le capacità- parassite e di cariro, quindi rutardi di propogosione più lunghi.

the tecnologie more potrebbe per esempto evere une precisione mappione velle fobbricarione dei Rosfet, diminuendo la sourappositione fote source e fote obtain, espositional quindi la capacta parassite ed attenendo, a parito di elimenterione, tempi du ritardo più bossi, appure uguali rutardi con minore alimentarione. De cro deriva il fotto che il prodotto DP = Pahis: Tp indichi l'esprence di una famiplia logica.

Rin e bosso DP, pri é especa la famiglia logica

CD 1) Disequere il circuito logico del flip flop SR, quindi implementarlo in tecnologia (105 e spregorne il funcionamento



Poto che in tecnologia (NOS le porte MANO deupour memo delle porte NOR, utilosero le porte NANO



## CD2) Disequere il exemits d'un flip flop SR sincrons in tecnologie N Mos





CO3) Disequere il circuito delle porte MANO e NOR in tecnologie cros e tre ingressi e commentare le conoMbristiche di occuparable d'orea



Cast peppione: 1806 ingress hoser

$$\left(\frac{W}{L}\right)_{Neq} = \frac{W_m}{3L_m} = 7K_m eq = \frac{1}{3}K_m$$

$$\left(\frac{W}{L}\right)_{peq} = \left(\frac{W}{L}\right)_{p} = 7 \text{ Kpeq} = \text{Kp}$$

$$\frac{(W)}{(L)}_{\text{req}} = \frac{(W)}{(L)}_{\text{M}}$$

$$\frac{(W)}{(L)}_{\text{req}} = \frac{(Wp)}{(3Lp)} = 7 \text{ kp eq} = \frac{1}{3} \text{ kp}$$

Pero il mosfet p é pui pronde del mosfet m, perche venpour progettate per essere epivolenti, quirdi anmentere I reprocts ku occupo mous sporis, peres ai usous porte NEND. (04) Disegnare la scheme a blocchi di un FF Noster-Slave sincroux e spiesore il ruolo del Norte-Slave



Il flip flop Moster-Slave risolve il probleme delle trosporeura infatti il mester momoniore il volore desti impressi Je & durante il ponte di solute del clock e la rlore edegne l'uscite ella stata desti impressi sola al fronte di direce

Spessor stabiliosome fl'ingressir étable quoudo il clock é leuto (>> tp) CD 5) Colordore l'orea minima di una porte NOR CHOS a due impressi realizzata con transistori con lunghesse di concle  $L=2\mu m$  e  $\left(\frac{W}{L}\right)_{H}=5$ , a parite dei tempi di propagazione  $t_{HL}=t_{LH}$ . (Considerare  $\mu_{M}=3\mu p$ )

• Doto che si vuole  $K_n \left( \frac{W}{L} \right)_n = K_p \left( \frac{W}{L} \right)_p$  e  $\mu m = 3\mu p$ si ha che  $K_p = \frac{K_n}{3}$  quindi le dimension di referencento souro:  $\left( \frac{W_n}{L_n} \right) = 5 \implies W_n = 10$   $L_n = 2$  $W_p = 3W_n$   $\left( \frac{W_p}{L_p} \right) = 15 \implies W_p = 30$   $L_n = 2$ 

ore considerious le porte NOR:



- cost peggiore PON:

1 sols ingresser alto

(copecità di usata scerica ethevers un solo transistor)

- cost peggiore PVN: muior cost possibile, cive due impresse bassi. (copocité di usate si corice athevers. le serie dei due PMOS)

devous essere projettati in moder che la velocité sia sufficiente, quind la Wp deve essere anmentata (radoloppiata)

risultati:

une porte NAVO evelbre subito un incremento di erea minore, ed é per questo che se ne preferisce l'utilisso.

CD 6) Disequere un decoder con indirerero a due bit eou porte NOR in tecnologie NHOS.



CD7) huplementore in tecnologue NOTOS l'operatione logues di EX-OR tra due ingressi



